CN102844815A - 用于同时提供至少一个安全存储区域和至少一个非安全存储区域的存储模块 - Google Patents

用于同时提供至少一个安全存储区域和至少一个非安全存储区域的存储模块 Download PDF

Info

Publication number
CN102844815A
CN102844815A CN2010800664638A CN201080066463A CN102844815A CN 102844815 A CN102844815 A CN 102844815A CN 2010800664638 A CN2010800664638 A CN 2010800664638A CN 201080066463 A CN201080066463 A CN 201080066463A CN 102844815 A CN102844815 A CN 102844815A
Authority
CN
China
Prior art keywords
memory module
writing
microcontroller
safe
reading electronic
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2010800664638A
Other languages
English (en)
Other versions
CN102844815B (zh
Inventor
M.伊勒
A.奥厄
R.塞尔温斯基
O.布贝克
J.海克
J.肖克罗拉希
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Robert Bosch GmbH
Original Assignee
Robert Bosch GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Robert Bosch GmbH filed Critical Robert Bosch GmbH
Publication of CN102844815A publication Critical patent/CN102844815A/zh
Application granted granted Critical
Publication of CN102844815B publication Critical patent/CN102844815B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/005Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor comprising combined but independently operative RAM-ROM, RAM-PROM, RAM-EPROM cells
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/14Protection against unauthorised use of memory or access to memory
    • G06F12/1416Protection against unauthorised use of memory or access to memory by checking the object accessibility, e.g. type of access defined by the memory independently of subject rights
    • G06F12/1425Protection against unauthorised use of memory or access to memory by checking the object accessibility, e.g. type of access defined by the memory independently of subject rights the protection being physical, e.g. cell, word, block
    • G06F12/1433Protection against unauthorised use of memory or access to memory by checking the object accessibility, e.g. type of access defined by the memory independently of subject rights the protection being physical, e.g. cell, word, block for a module or a part of a module
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/70Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
    • G06F21/78Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure storage of data
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/70Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
    • G06F21/78Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure storage of data
    • G06F21/79Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure storage of data in semiconductor storage media, e.g. directly-addressable memories
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/22Safety or protection circuits preventing unauthorised or accidental access to memory cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/26Sensing or reading circuits; Data output circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/24Memory cell safety or protection circuits, e.g. arrangements for preventing inadvertent reading or writing; Status cells; Test cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/20Address safety or protection circuits, i.e. arrangements for preventing unauthorized or accidental access
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/10Providing a specific technical effect
    • G06F2212/1056Simplification

Abstract

本发明涉及一种用于同时提供至少一个安全存储区域(163)和至少一个非安全存储区域(133)的存储模块(230),其中所述存储模块(230)包含有用于每个存储区域(133,163)的自身的写/读电子单元(132,162)以及至少一个共同的模拟电路部分(234),比如供电电路,以用于多个写/读电子单元(132,162)和/或多个存储区域(133,163)的供电。本发明还涉及具有这种存储模块(230)的微控制器(200)。尤其在闪存存储器中从而比如可以节省充电泵和/或写/读放大器工作台。

Description

用于同时提供至少一个安全存储区域和至少一个非安全存储区域的存储模块
本发明涉及一种用于同时提供至少一个安全存储区域和至少一个非安全存储区域的存储模块、以及一种具有这种存储模块的微控制器。
现有技术
本发明涉及所谓的安全微控制器(secure microcontroller)领域、尤其汽车领域。在安全性重要的领域中的大多应用中,不可操纵的或不可见的数据存储是重要的基本要求。对称方法的密钥或者不对称方法的私有密钥是保密的,并从而必须在存取之前被保密。其他的应用情况需要至少防止更改,比如序列号或里程的存储、刷程序的禁止等。
从而通常应所述为必须看到和/或改变所述秘密的一些功能的实施来提供安全的环境。所述环境通常包含一种“secure CPU”(安全CPU)以及用于安全非易失地存储数据的分立存储模块,也称作“Secure NVM(安全NVM)”(NVM=Non Volatile Memory,非易失存储器),所述存储模块仅能够通过所述“secure CPU”而被响应。
要注意的是,为了提供安全的功能而使用了微控制器,其中所述微控制器除了通常的微控制器部件、诸如CPU、存储模块、总线、I/O接口等,还包含安全CPU以及安全存储模块。但是在微控制器中提供安全的环境是相对耗费的,这尤其归因于当今通常使用的非易失存储器技术。安全的存储模块一般作为闪存模块来构造,并如同所有的闪存存储模块一样包含有真正的存储器单元(晶体管)、用于运行所述存储器的写/读电子装置(比如状态机、地址缓冲器、数据缓冲器、行解码器、列解码器等)、用于把所述写/读电子装置连接到内部微控制器总线的接口单元以及用于供电和/或放大等的模拟电路部分。所述模拟电路部分通常(比如闪存、EEPROM)包含有充电泵(charge pump)和放大器工作台(Verstaerkerbank),所述模拟电路部分尤其需要非常多的芯片面积并导致所述模块显著的成本。
从而希望在安全的微控制器中尽可能仅需要采用一个存储模块来记录安全的以及非安全的数据。但是,在现有技术所采用的存储模块中,对这种存储器进行存取的用户(通常是CPU)可能看到并更改整个数据区域,使得采用相应一个存储模块来用于安全数据和非安全的数据。
本发明的公开
根据本发明推荐了具有权利要求1所述特征的一种存储模块。有利的扩展是从属权利要求以及下文说明的主题。
本发明的优点
本发明所基于的想法是,如果在此仅多重地构造对于提供安全功能必要的元件并仅尽可能简单地构造其他所有元件,那么就尤其简单地在一个存储模块中同时提供安全的和不安全或者说非安全的存储区域。如果为每个存储区域设置一个自身的写/读电子单元,但其中在所述存储模块中为所有的写/读电子单元仅设置一个模拟电路部分比如供电电路,那么一个存储模块就尤其能够同时提供安全的存储区域和非安全的存储区域。本发明描述了一种扩展的存储模块,所述存储模块实现了针对多个用户对一个大存储器的共同利用。其允许用户分别使用自身专用的部分,由此保证了保密数据和/或不可操纵数据的安全性。根据本发明的存储模块可以有利地作为一个单独的所谓Hard Macro(硬件宏)在所述芯片上来定义。
有利地仅设置一个接口单元以连接所述写/读电子单元。结果从而在一个唯一的存储模块中提供了具有自身的写/读电子单元的多个存储区域,但其中尤其有利地省略了多余的接口单元。
根据本发明的一个有利的扩展,所述存储模块作为闪存存储模块来构造,然后其中为了给所设置数量的存储区域和写/读单元供电而仅设置了一个充电泵和/或一个放大器工作台(写/读放大器工作台)。尤其在闪存存储器中本发明具有特殊的优点,因为在此所述供电电路作为所述模拟电路部分的组成部分是特别费事的。
本发明的其他优点和扩展参见本说明以及附图。
应理解,前述的以及在下文中还要解释的特征不仅可以以相应所述的组合、而且还可以以其他的组合或单独地应用,而不脱离本发明的范畴。
本发明借助一个实施例在附图中示意地示出,并在下文中参照附图来详细解释。
附图的简述
图1示意性示出了不包含在本发明保护范围中的一种安全微控制器的构造,
图2示意性示出了一个微控制器的构造,其包含有根据本发明优选实施方式的存储模块。
本发明的实施方式
在图1和图2中分别仅示出了微控制器的对于本发明重要的部件,其中相同的元件设置有相同的参考符号。
在图1中示意示出了安全微控制器,并整体用100来表示。所述微控制器100包含有主计算单元或主CPU 110,其连接到微控制器内部的总线120上。在所述总线120上同样连接了一个第一存储模块130,所述存储模块设置用于非安全地记录数据。
在所述微控制器100中另外还通过一个安全CPU 150以及一个安全存储模块160提供了一个安全环境140。为了实施安全的功能,所述安全CPU 150通过所述总线120被响应,并在需要时就存取所述安全存储模块160。
所述存储模块130和160基本相同地构造,并分别支配有接口单元131及161以把所述存储模块连接到所述微控制器内部总线120,并支配有写/读电子单元132及162以及自身的存储区域133及163。所述存储模块130和160符合目的地包含有闪存存储器,使得所述存储区域133和163包含有许多浮栅晶体管来作为存储器单元。另外所述存储模块130和160还分别包含有一个模拟电路部分134及164,其在所述的闪存存储器的例子中至少包含有具有充电泵的一个供电电路以及一个写/读放大器工作台。所述写/读电子单元132和162分别包含有比如状态机、地址缓冲器、数据缓冲器、行解码器、列解码器等。所述存储模块130和160是分立的模块,并从而分别作为硬件宏在所述芯片面上来定义。
在图2中示意示出了根据本发明优选实施方式的微控制器200。所述微控制器200同样包含有多个部件,其中再次仅描绘了对于本发明重要的部分。在此已经在图1中示出的部件设置有相同的参考符号。
所述微控制器200包含有根据本发明优选实施方式的存储模块230。所述存储模块230构造用于同时提供一个非安全的存储区域133以及一个安全的存储区域163。所述存储区域133和163分别设置有所属的写/读电子单元132及162。所述写/读电子单元132和162分别包含有比如状态机、地址缓冲器、数据缓冲器、行解码器、列解码器等,也即主要是为了提供安全分离的存储区域所需的元件。
但所述存储模块230有利地仅支配有一个唯一的模拟电路部分234,其在闪存存储器的情况下尤其包含有一个具有充电泵的供电电路和/或一个写/读放大器工作台,并且其用于给所述存储模块230的所有元件供电。
根据所示的优选实施方式,所述写/读电子单元132和162通过一个唯一的接口单元231而对外连接,在本情况中连接到所述微控制器内部总线120。
有利地所述存储模块230可以为了同时提供安全的和非安全的存储区域而作为硬件宏在芯片面上来定义。
根据在此所示的本发明的实施方式,所述安全CPU 150通过一个识别连接240而与所述安全存储模块230或其接口单元231相连接。通过在所述接口单元231中增加一个相应的电路逻辑,如果行使存取的用户是明确可识别的,那么就可以限制用户对不同存储区域133和163的存取。所述明确的识别比如可以通过所述识别连接240来进行。但所述识别也可以通过所述总线120来进行,为此比如可以采用已公开的信号,如主机接口识别码。
虽然在本例子中仅有两个用户、也即所述CPU 110和150来存取在所述安全存储模块230中的仅两个存储区域、也即所述存储区域133和163,但本发明并不局限于所述实施方式。相反可以相互独立地提供任意多的用户和任意多的存储区域。

Claims (11)

1. 一种用于同时提供至少一个安全存储区域(163)和至少一个非安全存储区域(133)的存储模块(230),其中所述存储模块(230)包含有用于每个存储区域(133,163)的自身的写/读电子单元(132,162)以及用于多个写/读电子单元(132,162)和/或多个存储区域(133,163)的至少一个共同的模拟电路部分(234)。
2. 根据权利要求1所述的存储模块(230),其中所述存储模块(230)包含有用于所有写/读电子单元(132,162)和/或所有存储区域(133,163)的正好一个模拟电路部分(234)。
3. 根据权利要求1或2所述的存储模块(230),其中所述模拟电路部分(234)包含有供电电路,以给所述写/读电子单元(132,162)和/或存储区域(133,163)供电。
4. 根据前述权利要求之一所述的存储模块(230),其中所述存储模块(230)包含有至少一个共同的接口单元(231),以连接至少两个写/读电子单元(132,162)。
5. 根据权利要求4所述的存储模块(230),其中所述存储模块(230)包含有正好一个接口单元(231),以连接所有的写/读电子单元(132,162)。
6. 根据前述权利要求之一所述的存储模块(230),其中所述存储区域(133,163)作为闪存存储区域来构造,并且所述模拟电路部分(234)包含有充电泵和/或写/读放大器工作台。
7. 一种包含有根据前述权利要求之一所述的存储模块(230)的微控制器(200)。
8. 根据权利要求7所述的微控制器(200),其包含有至少一个主CPU(110)以及至少一个安全CPU(150),其分别与所述存储模块(230)相连接,并对其进行存取以写和/或读非安全的或安全的数据。
9. 根据权利要求8所述的微控制器(200),其中所述至少一个主CPU(110)以及所述至少一个安全CPU(150)分别通过微控制器内部总线连接(120)与所述存储模块(230)的接口单元(231)相连接。
10. 根据权利要求8或9所述的微控制器(200),其中所述至少一个安全CPU(150)附加地通过附加的识别连接(240)与所述存储模块(230)相连接。
11. 根据权利要求10所述的微控制器(200),其中所述至少一个安全CPU(150)通过所述识别连接(240)与所述存储模块(230)的接口单元(231)相连接。
CN201080066463.8A 2010-04-27 2010-10-21 用于同时提供至少一个安全存储区域和至少一个非安全存储区域的存储模块 Active CN102844815B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
DE102010028231.6 2010-04-27
DE102010028231A DE102010028231A1 (de) 2010-04-27 2010-04-27 Speichermodul zur gleichzeitigen Bereitstellung wenigstens eines sicheren und wenigstens eines unsicheren Speicherbereichs
PCT/EP2010/065858 WO2011134541A1 (de) 2010-04-27 2010-10-21 Speichermodul zur gleichzeitigen bereitstellung wenigstens eines sicheren und wenigstens eines unsicheren speicherbereichs

Publications (2)

Publication Number Publication Date
CN102844815A true CN102844815A (zh) 2012-12-26
CN102844815B CN102844815B (zh) 2015-11-25

Family

ID=43640169

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201080066463.8A Active CN102844815B (zh) 2010-04-27 2010-10-21 用于同时提供至少一个安全存储区域和至少一个非安全存储区域的存储模块

Country Status (7)

Country Link
US (1) US8976585B2 (zh)
EP (2) EP2564389B1 (zh)
JP (1) JP5876473B2 (zh)
KR (1) KR101789846B1 (zh)
CN (1) CN102844815B (zh)
DE (1) DE102010028231A1 (zh)
WO (1) WO2011134541A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103559460A (zh) * 2013-11-06 2014-02-05 深圳国微技术有限公司 一种条件接收卡cam及数据处理方法
CN107526693A (zh) * 2017-08-11 2017-12-29 致象尔微电子科技(上海)有限公司 一种基于线性映射表的内存隔离方法

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102010063717A1 (de) 2010-12-21 2012-06-21 Bayerische Motoren Werke Aktiengesellschaft Verfahren zum Verbinden mindestens zweier Bauteile gemäß dem Oberbegriff des Patentanspruches 1
CN104778794B (zh) * 2015-04-24 2017-06-20 华为技术有限公司 移动支付装置和方法
KR102429906B1 (ko) 2015-10-13 2022-08-05 삼성전자주식회사 스토리지 장치, 상기 스토리지 장치와 통신하는 호스트 및 상기 스토리지 장치를 포함하는 전자 장치
FR3043228B1 (fr) * 2015-11-03 2018-03-30 Proton World International N.V. Demarrage controle d'un circuit electronique

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5732017A (en) * 1997-03-31 1998-03-24 Atmel Corporation Combined program and data nonvolatile memory with concurrent program-read/data write capability
US6094724A (en) * 1997-11-26 2000-07-25 Atmel Corporation Secure memory having anti-wire tapping
EP1067557A1 (en) * 1999-06-22 2001-01-10 STMicroelectronics S.r.l. Flash compatible EEPROM
WO2002001368A2 (en) * 2000-06-27 2002-01-03 Intel Corporation Embedded security device within a nonvolatile memory device
US6421279B1 (en) * 1993-04-08 2002-07-16 Hitachi, Ltd. Flash memory control method and apparatus processing system therewith
US20070150754A1 (en) * 2005-12-22 2007-06-28 Pauly Steven J Secure software system and method for a printer
US20070199046A1 (en) * 2006-02-22 2007-08-23 Harris Corporation Computer architecture for a handheld electronic device
US20090296479A1 (en) * 2008-05-30 2009-12-03 Kunisato Yamaoka Semiconductor memory device

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4744062A (en) * 1985-04-23 1988-05-10 Hitachi, Ltd. Semiconductor integrated circuit with nonvolatile memory
US5267218A (en) * 1992-03-31 1993-11-30 Intel Corporation Nonvolatile memory card with a single power supply input
US5293424A (en) * 1992-10-14 1994-03-08 Bull Hn Information Systems Inc. Secure memory card
US5491809A (en) * 1993-01-05 1996-02-13 Texas Instruments Incorporated Smart erase algorithm with secure scheme for flash EPROMs
JPH0844628A (ja) * 1994-08-03 1996-02-16 Hitachi Ltd 不揮発性メモリ、およびそれを用いたメモリカード、情報処理装置、ならびに不揮発性メモリのソフトウェアライトプロテクト制御方法
US5749088A (en) * 1994-09-15 1998-05-05 Intel Corporation Memory card with erasure blocks and circuitry for selectively protecting the blocks from memory operations
US6122216A (en) * 1998-12-09 2000-09-19 Compaq Computer Corporation Single package dual memory device
US6510501B1 (en) * 1999-05-11 2003-01-21 National Semiconductor Corporation Non-volatile memory read/write security protection feature selection through non-volatile memory bits
JP2002353960A (ja) 2001-05-30 2002-12-06 Fujitsu Ltd コード実行装置およびコード配布方法
KR100543442B1 (ko) * 2002-09-06 2006-01-23 삼성전자주식회사 불 휘발성 반도체 메모리 장치의 메모리 블록들의 쓰기방지 영역을 설정하는 장치
GB2402785B (en) * 2002-11-18 2005-12-07 Advanced Risc Mach Ltd Processor switching between secure and non-secure modes
JP2004265162A (ja) * 2003-03-03 2004-09-24 Renesas Technology Corp 記憶装置およびアドレス管理方法
US7318171B2 (en) * 2003-03-12 2008-01-08 Intel Corporation Policy-based response to system errors occurring during OS runtime
KR100532442B1 (ko) * 2003-06-17 2005-11-30 삼성전자주식회사 데이터 처리방법 및 데이터 처리장치
JP2005011151A (ja) * 2003-06-20 2005-01-13 Renesas Technology Corp メモリカード
US7793083B2 (en) * 2004-11-26 2010-09-07 Panasonic Corporation Processor and system for selectively disabling secure data on a switch
US7412579B2 (en) * 2004-12-30 2008-08-12 O'connor Dennis M Secure memory controller
US8245000B2 (en) * 2005-05-20 2012-08-14 Stec, Inc. System and method for managing security of a memory device
WO2007004219A2 (en) * 2005-07-04 2007-01-11 Discretix Technologies Ltd. System, device and method of verifying that a code is executed by a processor
US8209550B2 (en) * 2007-04-20 2012-06-26 Telefonaktiebolaget Lm Ericsson (Publ) Method and apparatus for protecting SIMLock information in an electronic device
US8738926B2 (en) * 2008-01-10 2014-05-27 Intel Mobile Communications GmbH Data processing system, method for executing a cryptographic algorithm and method for preparing execution of a cryptographic algorithm
US8370644B2 (en) * 2008-05-30 2013-02-05 Spansion Llc Instant hardware erase for content reset and pseudo-random number generation
JP4906122B2 (ja) * 2008-07-07 2012-03-28 ルネサスエレクトロニクス株式会社 半導体処理装置及びicカード
JP4406463B2 (ja) 2008-07-29 2010-01-27 東芝電子エンジニアリング株式会社 カラーフィルタパネルの製造装置
US8910307B2 (en) * 2012-05-10 2014-12-09 Qualcomm Incorporated Hardware enforced output security settings

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6421279B1 (en) * 1993-04-08 2002-07-16 Hitachi, Ltd. Flash memory control method and apparatus processing system therewith
US5732017A (en) * 1997-03-31 1998-03-24 Atmel Corporation Combined program and data nonvolatile memory with concurrent program-read/data write capability
US6094724A (en) * 1997-11-26 2000-07-25 Atmel Corporation Secure memory having anti-wire tapping
EP1067557A1 (en) * 1999-06-22 2001-01-10 STMicroelectronics S.r.l. Flash compatible EEPROM
WO2002001368A2 (en) * 2000-06-27 2002-01-03 Intel Corporation Embedded security device within a nonvolatile memory device
US20070150754A1 (en) * 2005-12-22 2007-06-28 Pauly Steven J Secure software system and method for a printer
US20070199046A1 (en) * 2006-02-22 2007-08-23 Harris Corporation Computer architecture for a handheld electronic device
US20090296479A1 (en) * 2008-05-30 2009-12-03 Kunisato Yamaoka Semiconductor memory device

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103559460A (zh) * 2013-11-06 2014-02-05 深圳国微技术有限公司 一种条件接收卡cam及数据处理方法
CN103559460B (zh) * 2013-11-06 2016-06-08 深圳国微技术有限公司 一种条件接收卡cam及数据处理方法
CN107526693A (zh) * 2017-08-11 2017-12-29 致象尔微电子科技(上海)有限公司 一种基于线性映射表的内存隔离方法

Also Published As

Publication number Publication date
DE102010028231A1 (de) 2011-10-27
CN102844815B (zh) 2015-11-25
WO2011134541A1 (de) 2011-11-03
EP2564389A1 (de) 2013-03-06
KR20130071425A (ko) 2013-06-28
EP2637173A3 (de) 2017-08-23
EP2637173B1 (de) 2020-12-09
US8976585B2 (en) 2015-03-10
KR101789846B1 (ko) 2017-10-25
JP5876473B2 (ja) 2016-03-02
US20130128664A1 (en) 2013-05-23
EP2564389B1 (de) 2015-06-17
JP2013528888A (ja) 2013-07-11
EP2637173A2 (de) 2013-09-11

Similar Documents

Publication Publication Date Title
CN102844815A (zh) 用于同时提供至少一个安全存储区域和至少一个非安全存储区域的存储模块
CN101853699B (zh) 非易失性存储设备及其操作方法
US20030014653A1 (en) Memory device with data security in a processor
US20100088527A1 (en) Memory protection system and method
JP3938308B2 (ja) プログラマブル論理デバイス
CN101218609B (zh) 带有安全的数据处理的便携式数据载体
TW201734879A (zh) 以sram為基礎的認證電路
US8417902B2 (en) One-time-programmable memory emulation
US6948041B2 (en) Permanent memory block protection in a flash memory device
JP5734492B1 (ja) 半導体記憶装置
TW200529237A (en) Semiconductor memory and operating method therefor
US7831936B2 (en) Structure for a system for controlling access to addressable integrated circuits
US9111649B2 (en) Tamper resistant semiconductor device with access control
KR100235390B1 (ko) 복사 방지 기능을 갖는 반도체 집적회로 장치
US20160182229A1 (en) Data processing device and method for protecting a data processing device against tampering
JP4467587B2 (ja) プログラマブル論理デバイス
US7890721B2 (en) Implementation of integrated status of a protection register word in a protection register array
JP3810378B2 (ja) 不揮発性半導体記憶装置及びその機密保護方法
JP2677342B2 (ja) 携帯形半導体記憶装置システム
US20080028166A1 (en) Data processing system and method for operating a data processing system
US7904839B2 (en) System and method for controlling access to addressable integrated circuits
CN103377348A (zh) 半导体装置、机密数据管理系统及机密数据管理方法
ES2396965T3 (es) Procedimiento para la realización de una transacción de datos por medio de un dispositivo de transacción que comprende un componente principal y un componente auxiliar separable
CN109684239B (zh) 防止系统芯片的非易失性存储器被复制的方法
JPH052613A (ja) 広域医療サービスシステム

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant